當演示IVP圖像/視頻處理器和MIPI IP時,Cadence公司要做什么?Cadence公司當然要建立一個基于賽靈思的FPGA仿真平臺。(構建用于演示的SoC需要花費很長時間和很高的成本。)在美國加州圣克拉拉嵌入式視覺峰會2015上Cadence公司的Pulin Desai和我錄制到了Cadence IVP實際演示的快速視頻,視頻演示了該demo執行實時人臉識別并采用MIPI IP把標記過后的視頻投影到LCD。
基于賽靈思全可編程芯片的Cadence演示平臺,其包括兩個Artix-7 FPGA和隱藏在散熱片和風扇下的第三顆器件。Cadence的MIPI IP是物理IP,所以演示中它是作為紅色子插件板上的一個小的定制IC。
注意:采用賽靈思設備時您可以直接使用MIPI接口,最多采用幾個電阻,見“Swipe these Low Cost FPGA-based MIPI DSI and CSI-2 Interfaces for Video Displays and Cameras”
原文鏈接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/The-best-way-to-demo-SoC-IP...